1. Kondisi
 [Kembali]
    Percobaan 1 Kondisi 9

    Buatlah rangkaian seperti gambar percobaan 1 dengan dengan sumber 3.3V 

2. Gambar Rangkaian Simulasi [Kembali]



3. Video Simulasi [Kembali]










4. Prinsip Kerja [Kembali]

Pada rangkaian percobaan kali ini merupakan rangkaian asinkronus counter yang merupakan jenis counter di mana flip-flop pertama terhubung ke clock dan clock flip-flop selanjutnya merupakan output dari flip-flop sebelumnya. Pada rangkaian terdapat 8 buah output dari 8 buah J-K flip-flop. Pada rangkaian MSB terletak pada K-K flip-flop yang sebelah kanan sedangkan LSB terletak pada J-K flip-flop sebelah kiri. J-K flip-flop yang digunakan merupakan jenis 74LS112 yang mana kaki input pada R dan S nya merupakan aktif low di mana akan aktif apabila inputnya merupakan low atau 0 . Jadi jika kaki set dihubungkan ke ground maka akan berlogika nol sehingga output yang dihasilkan akan diset menjadi satu, sedangkan jika pin reset diberikan inputan low maka akan mereset output menjadi nol. Rangkaian pada percobaan kali ini merupakan jenis rangkaian asinkronus up dimana perhitungannya dimulai dari 0-9 atau 0-15. Percobaan ini dikatakan memiliki kerugian dari perhitungan yang dilakukan lambat. Hal tersebut dikarenakan tegangan yang diterima flip flop harus menunggu output dari J-K flip-flop sebelumnya atau output dari Q sehingga membutuhkan waktu untuk mendapatkan inputan dari J-K flip-flop sebelumnya.

 
5. Link Download [Kembali]
   HTML